摘要:通信工程師終端與業(yè)務(wù)考試FPGA 介紹:FPGA (Field Programmable Gates Array)就是現(xiàn)場(chǎng)可編程門(mén)陣列。它與 CPLD (Complex Programmable Logic Device,復(fù)雜可編程邏輯器件)都是一種用戶(hù)可 編程邏輯器件(統(tǒng)稱(chēng)為PLD),它們是在PAL、GAL等邏輯器件的基礎(chǔ)上發(fā)展起來(lái)的。
在線(xiàn)輔導(dǎo) 面授招生 考試大綱 指定教材 試題匯總
1.5.5 FPGA 介紹
FPGA (Field Programmable Gates Array)就是現(xiàn)場(chǎng)可編程門(mén)陣列。它與 CPLD (Complex Programmable Logic Device,復(fù)雜可編程邏輯器件)都是一種用戶(hù)可 編程邏輯器件(統(tǒng)稱(chēng)為PLD),它們是在PAL、GAL等邏輯器件的基礎(chǔ)上發(fā)展起來(lái)的。同以往的PAL和GAL相比,F(xiàn)PGA/CPLD規(guī)模比較大,適合于時(shí)序、組合邏輯 電路應(yīng)用場(chǎng)合,它以其編程方便、集成度高、開(kāi)發(fā)周期短、速度快、價(jià)格合理等 特點(diǎn)越來(lái)越受到廣大電子設(shè)計(jì)人員的青睞。
FPGA與CPLD的區(qū)別主要是其結(jié)構(gòu)特點(diǎn)和工作原理,通常的分類(lèi)方法是:將 基于乘積項(xiàng)可編程結(jié)構(gòu)(即可編程的與陣列和固定的或陣列結(jié)構(gòu))的器件稱(chēng)為 CPLD,如 Lattice 的 ispLSI 系列、Xilinx 的 XC9500 列、Altera 的 MAX 系列等; 將基于SRAM查表法結(jié)構(gòu)方式的器件稱(chēng)為FPGA,如Xilinx的SPARTAN系列、Altera 的 Stratix、ACEX、APEX 和 FLEX 系列等。
隨著百萬(wàn)門(mén)級(jí)的FPGA的推出,單片系統(tǒng)成為可能,Altera提出的概念為S0PC (System on Programmable Chip),即可編程片上系統(tǒng),將一個(gè)完整的系統(tǒng)計(jì)成 在一個(gè)可編程邏輯器件中。為了支持S0PC的實(shí)現(xiàn),方便用戶(hù)開(kāi)發(fā)與應(yīng)用,Altera 提供了眾多性能優(yōu)良的宏功能模塊、IP (Intellectual Property,即知識(shí)產(chǎn)權(quán)) 核以及系統(tǒng)集成等完整的解決方案。這些宏功能模塊和IP核都經(jīng)過(guò)了嚴(yán)格的測(cè) 試,使用這些模塊可以大大減小設(shè)計(jì)風(fēng)險(xiǎn),縮短開(kāi)發(fā)周期。Altera能夠提供的宏 功能模塊和IP核包括了數(shù)字信號(hào)處理(如FIR、FFT及乘法器等)、圖像處理(如 旋轉(zhuǎn)、壓縮和過(guò)濾等)、通信(如信道解碼、Viterbi編解碼和Turbo編解碼等)、 接口(如PCI、USB和CAN等總線(xiàn)接口)、處理器及外圍功能模塊(如Nios嵌入式 處理器、微控制器、CPU核、UART和中斷控制器等)。
返回目錄:
通信工程師考試終端與業(yè)務(wù)培訓(xùn)營(yíng)銷(xiāo)文案寫(xiě)作匯總
通信工程師考試現(xiàn)代通信市場(chǎng)營(yíng)銷(xiāo)環(huán)境
通信工程師備考資料免費(fèi)領(lǐng)取
去領(lǐng)取
共收錄117.93萬(wàn)道題
已有25.02萬(wàn)小伙伴參與做題
售后投訴:156-1612-8671