?計算機原理2014年4月真題(02384)
摘要:計算機原理2014年4月真題及答案解析(02384),該試卷為計算機原理自考歷年真題試卷,包含答案及詳細解析。
計算機原理2014年4月真題及答案解析(02384)
計算機原理2014年4月真題及答案解析(02384),該試卷為計算機原理自考歷年真題試卷,包含答案及詳細解析。
一、單項選擇題(本大題共15小題,每小題2分,共30分)在每小題列出的四個備選項中只有一個是符合題目要求的,請將其選出并將“答題紙”的相應(yīng)代碼涂黑。未涂、錯涂或多涂均無分。
1.計算機系統(tǒng)的技術(shù)指標MIPS用于衡量計算機的( )
A.運算速度
B.機器字長
C.內(nèi)存容量
D.存取速度
2.與邏輯函數(shù)F=(A+B)(A+C)等值的是( )
A.AB+AC
B.ABC
C.A+BC
D.A+B+C
3.一位全加器有三個輸入,加數(shù)Ai,被加數(shù)Bi,低位的進位Ci,則本位進位Ci+1的邏輯表達式是( )
A.
B.
C.
D.
4.8位定點小數(shù)(包括1位符號位)所能表示的非零最小正數(shù)為( )
A.2-7
B.2-8
C.2-9
D.1-2-7
5.下面四個數(shù)中最大的數(shù)是( )
A.(7A)16
B.(157)8
C.(0l10 1100)2
D.(100)10
6.在雙符號位判斷溢出的方案中,出現(xiàn)正溢出時,雙符號位應(yīng)當為( )
A.00
B.11
C.10
D.01
7.在定點小數(shù)一位原碼乘法中,正確的是( )
A.被乘數(shù)的符號位和乘數(shù)的符號位同數(shù)值位一起參加運算
B.符號位不參加乘法運算,乘積的符號位是被乘數(shù)的符號位和乘數(shù)符號位的異或
C.符號位不參加乘法運算,根據(jù)數(shù)值位的乘法運算結(jié)果確定乘積的符號位
D.符號位參加乘法運算,并根據(jù)數(shù)值位的乘法運算結(jié)果改變乘積的符號位
8.設(shè)存儲器間接尋址指令為“STA I[D],A”,它的功能是將寄存器A中的數(shù)據(jù)存入指定的內(nèi)存(其地址在內(nèi)存另一單元D中)。則執(zhí)行該指令需要的CPU周期數(shù)為( )
A.2
B.3
C.4
D.5
9.在微程序控制器中,一般采用的兩級時序體制是( )
A.指令周期和CPU周期
B.CPU周期和節(jié)拍電位
C.CPU周期和時鐘脈沖
D.節(jié)拍電位和時鐘脈沖
10.微程序的設(shè)計者是( )
A.硬件設(shè)計員
B.軟件設(shè)計員
C.系統(tǒng)維護員
D.應(yīng)用程序員
11.如果把存儲器分為內(nèi)部存儲器和外部存儲器,那么這種分類方法是( )
A.按存儲介質(zhì)分類
B.按信息的可保護性分類
C.按存取方式分類
D.按所處位置及功能分類
12.下列存儲器中可以被CPU直接訪問的是( )
A.虛存
B.主存
C.磁盤
D.U盤
13.I/O端口的編址方法有統(tǒng)一編址和獨立編址兩種,在下列關(guān)于統(tǒng)一編址方法特點的敘述中,錯誤的是( )
A.從存儲器空間劃出一部分地址空間給I/O端口
B.無專門的輸入/輸出(I/O)指令
C.有專門的輸入/輸出(I/O)指令
D.CPU把I/O端口當作存儲器單元一樣進行訪問
14.在串行接口中,CPU與接口一側(cè)傳送的數(shù)據(jù)和外設(shè)與接口一側(cè)傳送的數(shù)據(jù)分別是( )
A.并行數(shù)據(jù)、并行數(shù)據(jù)
B.并行數(shù)據(jù)、串行數(shù)據(jù)
C.串行數(shù)據(jù)、并行數(shù)據(jù)
D.串行數(shù)據(jù)、串行數(shù)據(jù)
15.CPU接收到中斷請求信號后,如果CPU允許中斷(開中),則響應(yīng)中斷發(fā)生在( )
A.時鐘周期結(jié)束時
B.總線周期結(jié)束時
C.下一指令周期結(jié)束時
D.當前指令周期結(jié)束時
二、填空題(本大題共10小題,每小題2分,共20分)
11.從總體上說,電子計算機可分為兩大類:電子模擬計算機和____________。
12.設(shè)A和B都是邏輯變量。若AB=1成立,則邏輯表達式=____________。
13.在計算機系統(tǒng)中,漢字的編碼有輸入碼、內(nèi)碼和____________三種形式。
14.為了提高加法器的運行速度,采用了____________進位并行技術(shù)。
15.已知X和Y是兩個邏輯數(shù),其中X=1001 0110,Y=1010 0101,那么X⊕Y(邏輯異或) 的結(jié)果是____________。
16.為了將某個數(shù)據(jù)存入內(nèi)存的指定地址,CPU需要先將該地址存入____________。
17.CPU中的存儲器數(shù)據(jù)寄存器(MDR)用于暫時存放CPU與____________
18.在主存與Cache進行地址映射時,通常使用的地址映射方法有直接映射、全相聯(lián)映射和____________。
19.DMA傳送過程可分為____________、DMA數(shù)據(jù)傳送和傳送后處理三個階段。
110.常用的顯示器有液晶(LCD)顯示器、等離子顯示器和____________。
三、計算題(本大題共5小題,每小題4分,共20分)
21.用真值表證明等式.
22.某浮點數(shù)格式如下:1位階符,6位階碼,1位數(shù)符,8位尾數(shù),階碼采用原碼表示,請寫出所能表示的最小正數(shù)和最大正數(shù)。
23.已知X=+011 0110,Y=-1001010,要求用補碼運算求X—Y的真值,并寫出計算過程,同時采用進位檢測法判斷運算結(jié)果是否發(fā)生溢出?
24.設(shè)內(nèi)存某單元的內(nèi)容為1010,依次執(zhí)行下列微操作:P1:MDR→AP2: →AP3:A+1→AP4:A→MDR寫出執(zhí)行后寄存器A的內(nèi)容以及這些微操作所實現(xiàn)的功能。
25.一種DRAM存儲芯片,它的容量是32K×8,那么它的地址線的數(shù)目是多少?數(shù)據(jù)線的 數(shù)目是多少?如果用它來構(gòu)成256K×8的存儲器,需要該種存儲芯片多少片?
四、問答題(本大題共6小題,每小題5分,共30分)
31.寫出題31圖中F的邏輯表達式,并分析其電路的邏輯功能。
32.在計算機的基本尋址方式中,操作數(shù)為內(nèi)存單元中內(nèi)容的尋址方式有哪幾種?
33.現(xiàn)代計算機的運算器大體有三種總線結(jié)構(gòu)。請回答下列問題:(1)單總線結(jié)構(gòu)運算器有何優(yōu)缺點?(2)在雙總線結(jié)構(gòu)的運算器中,若ALU的兩個輸入直接來自兩條總線,則必須在何處 設(shè)置緩沖器,為什么?
34.CPU的時序控制方式有同步控制方式和異步控制方式兩種。簡述同步控制方式的主要 特點和優(yōu)缺點。
35.解釋下列名詞: 基本存儲元、SRAM、ROM、雙端口存儲器、物理地址(實地址)
36.什么是I/O接口?完整的接口除包含一些硬件電路外還應(yīng)包括什么?
延伸閱讀
- 2023年10月自考00257票據(jù)法真題
- 2023年10月自考00249國際私法真題
- 2023年10月自考00246國際經(jīng)濟法概論真題
- 2023年10月自考00245刑法學真題
- 2023年10月自考00186國際商務(wù)談判真題
- 2023年10月自考00185商品流通概論真題
自考微信公眾號
掃碼添加
自考備考資料免費領(lǐng)取
去領(lǐng)取