?計算機原理2018年4月真題(02384)
摘要:計算機原理2018年4月真題及答案解析(02384),該試卷為計算機原理自考歷年真題試卷,包含答案及詳細解析。
計算機原理2018年4月真題及答案解析(02384)
計算機原理2018年4月真題及答案解析(02384),該試卷為計算機原理自考歷年真題試卷,包含答案及詳細解析。
一、單項選擇題(本大題共15小題,每小題2分,共30分)在每小題列出的四個備選項中只有一個是符合題目要求的,請將其選出并將“答題卡”的相應代碼涂黑。未涂、錯涂或多涂均無分。
1.計算機系統(tǒng)層次結(jié)構(gòu)中,實際機器級由低到高,相對順序正確的應當是 ( )
A.機器語言---微程序---數(shù)字邏輯
B.微程序---機器語言---高級語言
C.高級語言---匯編語言---機器語言
D.數(shù)字邏輯---微程序---機器語言
2.組合邏輯電路中一定不包含( )
A.全加器
B.觸發(fā)器
C.譯碼器
D.數(shù)據(jù)選擇器
3.下列描述雙向移位寄存器的說法中,不正確的是 ( )
A.可以同時實現(xiàn)移位寄存器中的各位數(shù)碼依次向左、向右各移—位
B.可以實現(xiàn)移位寄存器中的各位數(shù)碼依次向左移一位
C.可以實現(xiàn)移位寄存器中的各位數(shù)碼依次向右移一位
D.移位寄存器可以保持原有狀態(tài)不變
4.下列數(shù)中,最小的數(shù)為( )
A.(10010111)2
B.(65)8
C.(2F)16
D.(10010111)BCD
5.在定點整數(shù)系統(tǒng)中,下述說法正確的是( )
A.反碼不能表示-1,補碼可以表示-1
B.三種機器數(shù)均可以表示-1
C.三種機器數(shù)均可表示-1,且三種機器數(shù)的表示范圍相同
D.原碼不能表示-1,補碼可以表示-1
6.下列邏輯部件中,不屬于組成運算器部件的是 ( )
A.通用寄存器
B.狀態(tài)條件寄存器
C.指令寄存器
D.ALU
7.在定點二進制運輸器中,減法運算的實現(xiàn)一般是通過( )
A.愿碼運算的二進制減法器
B.補碼運算的二進制減法器
C.原碼運算的十進制加法器
D.補碼運算的二進制加法器
8.指令寄存器IR屬于( )
A.運算器
B.控制器
C.存儲器
D.I/O接口
9.存儲器地址寄存器的作用是( )
A.用來保存當前CPU所要訪問的內(nèi)存單元或I/設備的地址
B.用來記錄現(xiàn)行程序的運行狀態(tài)和機器的工作方式
C.用于暫存從存儲器取出的當前指令碼
D.用于暫存遙算和控制過程中的中間結(jié)果
10.在執(zhí)行程序之前,應先將程序的起始地址送入( )
A.指令寄存器
B.存儲器數(shù)據(jù)寄存器
C.程序計數(shù)器
D.存儲器地址寄存器
11.不采用最不經(jīng)常使用(LFU)替換算法的cache地址映射法有( )
A.全相聯(lián)
B.直接映射
C.組相聯(lián)
D.全相聯(lián)和組相聯(lián)
12.假設一個全相聯(lián)cache系統(tǒng)中主存共有1024塊(編號0,1,…,1023),cache 16塊(編號0,1,2,…,15),則主存中的第18塊映射到cache的( )
A.第2塊
B.第3塊
C.第1塊
D.任意塊
13.在DMA方式的數(shù)據(jù)傳送期間( )
A.不需CPU千預,也不需軟件介入
B.不需CPU干預,但需軟件介入
C.需CPU干預,但不需軟件介入
D.需CPU干預,又需軟件介入
14.通道具有自己的指令系統(tǒng),能獨立執(zhí)行用通道命令編寫的輸入/需出控制程序,控制由它管轄的設備控制器,完成( )
A.碼制轉(zhuǎn)換
B.數(shù)據(jù)塊錯誤檢測
C.啟動、停止或改變工作狀態(tài)
D.數(shù)據(jù)塊錯誤校正
15.CPU對外設的控制命令、外設提供CPU查詢的狀態(tài)信息,以及CPU與外設的數(shù)據(jù)傳送均是通過CPU與接口間的( )
A.地址總線
B.數(shù)據(jù)總線
C.控制總線
D.專用線路
二、填空題(本太題共10小題,每小題2分,共20分)請將答案填寫在答題卡的非選擇題答題區(qū)。錯填、不填均無分。
11.計算機系統(tǒng)硬件由運算器、( )、存儲器和輸入輸出設備組成。
12.RS觸發(fā)器原來的狀態(tài)為Q=0,當電路輸入端=0,顯=1時,觸發(fā)器的輸出 Q= ( )。
13.(2017)10=( )BCD碼
14.運算器的核心功能部件是由( )、通用寄存器、狀態(tài)字寄存器和有關的判斷邏輯、局部控制電路和內(nèi)部總線等組成。
15.根據(jù)CPU總線所處的位置分為( )與( )。
16.在流水計算機設計中,解決( )沖突的一種辦法是在運算部件和取數(shù)部件之聞設置直接的數(shù)據(jù)通路,一旦運算部件產(chǎn)生出運算結(jié)果,立即傳給取數(shù)部件使用。
17.CPU采取的時序控制方式中,可甩的一種同步和異步控制相結(jié)合的方式,其設計思想是在部件內(nèi)部采用同步方式或以同步方式為主的控制方式,在部件之間采用異步方式的是( )。
18.虛擬存儲器解決了( )、( )、( )三種需求矛盾。
19.模擬量一般要通過傳感器及( )變成數(shù)字量,才自向CPU傳輸。
110.狀態(tài)信息用來標識外設和接口當前所處的( )。
三、計算題(本大題共5小題,每小題4分,共20分)
21.寫出題26圖所示電路的邏輯表達式,并列出真值表。題26圖
22.把十進制的28.8125轉(zhuǎn)換成二進制、八進制和十六進制數(shù)。
23.已知x=+11011,y=-11111,請用變形補碼(雙符號位)計算x-y,同時指出運算結(jié)果是否溢出。
24.與非流水線計算機相比,一臺滿載的流水線計算機在單位時間內(nèi)完成的指令數(shù)更多還是更少? 對于指令執(zhí)行過程被劃分為四個子過程的一臺流水線計算機,如果完成每個子過程操作所需的時問均為100ps,那么單獨完成一條完整指令需要多長時間?
25.設CPU執(zhí)行一段程序時, cache完成存取次數(shù)為4900次,主存完成存取次數(shù)為100次。已知cache的存取周期為2ns,主存的存取周期為30ns。求cache的命中率和平均訪存時間。
四、問答題(本大題共6小題,每小題5分,共30分)
31.4位右移寄存器的初始值為“1100”,串行輸入都為0,則在兩個移位脈沖CLK作用下,移位寄存器中的數(shù)值如何變化?
32. 真值和機器數(shù)的關系是什么?機器數(shù)有哪幾種編碼?
33.請比較單總線、雙總線和三總線運算器的結(jié)構(gòu)特點。
34.請簡要描述CPU中控制器的主要組成部分,以及控制器的基本功能。
35.只讀存儲器有哪幾類?其中哪一類可以構(gòu)成U盤?
36.筒述I/O接口的基本功能。
延伸閱讀
- 2023年10月自考00257票據(jù)法真題
- 2023年10月自考00249國際私法真題
- 2023年10月自考00246國際經(jīng)濟法概論真題
- 2023年10月自考00245刑法學真題
- 2023年10月自考00186國際商務談判真題
- 2023年10月自考00185商品流通概論真題
自考微信公眾號
掃碼添加
自考備考資料免費領取
去領取