?計算機組成原理2007年4月真題試題(02318)
摘要:計算機組成原理2007年4月真題試題及答案解析(02318),本試卷總公共150分鐘。
計算機組成原理2007年4月真題試題及答案解析(02318)
計算機組成原理2007年4月真題試題及答案解析(02318),本試卷總公共150分鐘。
一、單項選擇題
(本大題共15小題,每小題1分,共15分)在每小題列出的四個備選項中只有一個是符合題目要求的。請將其代碼填寫在題后的括號內(nèi)。錯選、多選或未選均無分。
1.若待編信息位為1011101,則該代碼的偶校驗碼為( )
A.10111000
B.10111001
C.10111011
D.10111010
2.若十進制數(shù)為55.625,則相應(yīng)的二進制數(shù)為( )
A.110111.101
B.110110.101
C.110111.01
D.110111.11
3.定點小數(shù)原碼的數(shù)值范圍是( )
A.
-1<x<1
B.
-1<x≤1
C.
-1≤x<1
D.
-1≤x≤l
4.若真值x=0.1101011,則[x]補=( )
A.0.0010100
B.0.1101011
C.0.1101001
D.0.0010101
5.某存儲芯片的容量為64K x 8位/片,訪問它需要的地址線條數(shù)為( )
A.64
B.16
C.8
D.64 x8
6.下列存儲器中,屬于揮發(fā)性存儲器的是( )
A.磁盤
B.ROM
C.光盤
D.靜態(tài)存儲器(SRAM)
7.零地址指令采用的尋址方式是( )
A.立即尋址
B.間接尋址
C.堆棧尋址
D.寄存器尋址
8.程序計數(shù)器PC用來( )
A.存放現(xiàn)行指令代碼
B.存放指令的存儲地址
C.存放高級語言的語句號
D.記錄已執(zhí)行了多少條指令
9.對指令進行譯碼由( )
A.運算器完成
B.存儲器完成
C.控制器完成
D.輸入/輸出設(shè)備完成
10.在取指階段,CPU從( )
A.磁盤讀取指令
B.堆棧讀取指令
C.ROM讀取指令
D.主存讀取指令
11.衡量并行傳輸總線的指標通常是每秒傳輸?shù)? )
A.數(shù)據(jù)幀數(shù)
B.數(shù)據(jù)塊數(shù)
C.數(shù)據(jù)字節(jié)數(shù)
D.數(shù)據(jù)位數(shù)
12.在鏈式查詢方式中( )
A.越靠近總線控制器的設(shè)備其優(yōu)先級越低
B.越靠近總線控制器的設(shè)備其優(yōu)先級越高
C.設(shè)備優(yōu)先級與其位置無關(guān)
D.設(shè)備優(yōu)先級可以循環(huán)
13.單色圖形顯示終端若要顯示64級灰度.每個像素點需要的數(shù)據(jù)位數(shù)是( )
A.2比特
B.4比特
C.6比特
D.一個字節(jié)
14.鍵盤作為外圍設(shè)備,通常它將送往主機的是( )
A.n個鍵用n條線
B.按鍵的位置坐標
C.按鍵的形態(tài)
D.按鍵字符的ASCII碼
15.若真值x=1011001,則8位定點整數(shù)移碼[x]移=( )
A.01011001
B.11011001
C.10100111
D.10110011
二、名詞解釋題
(本大題共5小題,每小題2分,共10分)
11.輸入輸出設(shè)備
12.校驗碼
13.狀態(tài)寄存器SR
14.總線接口
15.顯示分辨率
三、改錯題
(本大題共5小題,每小題2分,共10分)在下列各小題的表述中均有錯誤,請改正。
21.取指操作結(jié)束前,在IR中存放的是當前指令的地址。
22.一個微指令周期通常就是一個指令周期。
23.總線從設(shè)備是指:從總線接收數(shù)據(jù)的設(shè)備。
24.中斷向量即是提出中斷請求信號的設(shè)備的設(shè)備碼。
25.在調(diào)相制記錄方式中,記錄1時,電流在本位單元的中間處變化一次,起始處也要改變。
四、簡答題
(本大題共6小題,每小題5分,共30分)
31.半導(dǎo)體隨機訪問存儲器芯片主要有哪兩種類型?
32.簡述CISC和RISC的含義。
33.微指令執(zhí)行周期與指令執(zhí)行周期的對應(yīng)關(guān)系是什么?
34.總線時鐘頻率為80MHZ,每4個時鐘周期傳輸一個數(shù)據(jù)字,每字為64位。該總線的數(shù)據(jù)傳輸率為多少字節(jié)/秒?
35.何謂I/0接口?外圍設(shè)備編址有哪兩大類方法?
36.簡述在程序查詢輸入輸出方式下,計算機進行輸入操作的過程。
五、計算題
(本大題共1小題,10分)
41.用原碼乘法方法進行0011×0110的四位乘法。要求寫出每一步運算過程及運算結(jié)果。
六、設(shè)計題
(本大題共2小題,第33小題13分,第34小題12分,共25分)
51.用1K×4位/片的RAM存儲芯片設(shè)計一個4KB的存儲器,設(shè)CPU的地址總線為A15~A0(低),數(shù)據(jù)總線為D7~D0(低),讀寫控制信號為R/ ,訪存請求信號為,存儲器芯片控制信號有和。(1)該存儲器需要多少片1Kx4位/片的存儲器芯片?(2)畫出該存儲器與CPU連接邏輯圖。
52.單總線CPU結(jié)構(gòu)如下圖所示,已知無條件轉(zhuǎn)移指令JMPB(RO),其中B(PC)表示相對尋址,B是偏移量,PC是程序計數(shù)器。(1)說明該指令的功能。(2)寫出該指令的讀取與執(zhí)行流程。
延伸閱讀
- 2025年4月自考政治經(jīng)濟學(xué)(中級)全真模擬試題
- 2023年10月自考00257票據(jù)法真題
- 2023年10月自考00249國際私法真題
- 2023年10月自考00246國際經(jīng)濟法概論真題
- 2023年10月自考00245刑法學(xué)真題
- 2023年10月自考00186國際商務(wù)談判真題
自考微信公眾號
掃碼添加
自考備考資料免費領(lǐng)取
去領(lǐng)取