?計(jì)算機(jī)組成原理2009年7月真題試題(02318)
摘要:計(jì)算機(jī)組成原理2009年7月真題試題及答案解析(02318),本試卷總公共150分鐘。
計(jì)算機(jī)組成原理2009年7月真題試題及答案解析(02318)
計(jì)算機(jī)組成原理2009年7月真題試題及答案解析(02318),本試卷總公共150分鐘。
一、單項(xiàng)選擇題
(本大題共15小題,每小題2分,共30分)在每小題列出的四個(gè)備選項(xiàng)中只有一個(gè)是符合題目要求的。請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi)。錯(cuò)選、多選或未選均無(wú)分。
1.若十進(jìn)制數(shù)為91,則其對(duì)應(yīng)的二進(jìn)制數(shù)為()
A.01011011
B.01101101
C.01011001
D.0110010
2.若十進(jìn)制數(shù)為40,則其對(duì)應(yīng)的補(bǔ)碼[X]補(bǔ)為()
A.10101000
B.11101000
C.00101000
D.01101000
3.n+l位定點(diǎn)小數(shù)的原碼表示范圍是()
A.-1+2-n≤X≤1-2-n
B.- 2-n +1≤X≤-2-n -1
C.-1-2-n≤X≤l-2-n
D.-2n-1≤X≤-2n-1
4.在下列存儲(chǔ)器中,屬于揮發(fā)性的存儲(chǔ)器是()
A.ROM
B.光盤
C.磁盤
D.RAM
5.若地址總線為A15(高位)~A0(低位),若用1KB的存儲(chǔ)芯片組成8KB存儲(chǔ)器,則加在各存儲(chǔ)芯片上的地址線是()
A.A11~A0
B.A10~A0
C.A9~A0
D.A8~A0
6.在磁盤數(shù)據(jù)記錄方式中,用調(diào)相制記錄數(shù)據(jù)“1”時(shí),電流的變化是()
A.從負(fù)值變到正值
B.從正值變到負(fù)值
C.在位單元的起始處變化方向
D.保持不變
7.一地址指令是指()
A.只能對(duì)單操作數(shù)進(jìn)行加工處理
B.只能對(duì)雙操作數(shù)進(jìn)行加工處理
C.既能處理單操作數(shù)也能處理雙操作數(shù)
D.必須隱含提供另一個(gè)操作數(shù)
8.下列尋址方式中,執(zhí)行速度最快的是()
A.立即尋址
B.寄存器間接尋址
C.直接尋址
D.相對(duì)尋址
9.在微程序控制中,機(jī)器指令和微指令的關(guān)系是()
A.每一條機(jī)器指令由一條微指令來(lái)解釋執(zhí)行
B.每一條機(jī)器指令由一段微指令序列來(lái)解釋執(zhí)行
C.一段機(jī)器指令組成的工作程序,可由一條微指令來(lái)解釋執(zhí)行
D.一條微指令由若干條機(jī)器指令組成
10.同步控制方式是指()
A.各指令的執(zhí)行時(shí)間相同
B.各指令占用的節(jié)拍數(shù)相同
C.由統(tǒng)一的時(shí)序信號(hào)進(jìn)行定時(shí)控制
D.必須采用微程序控制方式
11.CPU可直接訪問(wèn)的存儲(chǔ)器是()
A.虛擬存儲(chǔ)器
B.磁盤存儲(chǔ)器
C.磁帶存儲(chǔ)器
D.主存儲(chǔ)器
12.串行接口是指()
A.接口與系統(tǒng)總線之間采取串行傳送
B.接口與外圍設(shè)備之間采取串行傳送
C.接口的兩側(cè)采取串行傳送
D.接口內(nèi)部只能串行傳送
13.CPU響應(yīng)DMA請(qǐng)求的時(shí)間是()
A.必須在一條指令執(zhí)行完畢
B.必須在一個(gè)總線周期結(jié)束時(shí)
C.可在任一時(shí)鐘周期結(jié)束時(shí)
D.在檢查中斷請(qǐng)求之后
14.在CPU中,程序計(jì)數(shù)器PC用來(lái)存放()
A.現(xiàn)行指令
B.下條指令
C.操作數(shù)的地址
D.下條指令的地址
15.在磁盤的各磁道中()
A.最外圈磁道的位密度最大
B.最內(nèi)圈磁道的位密度最大
C.中間磁道的位密度最大
D.所有磁道的位密度一樣大
二、名詞解釋題
(本大題共3小題,每小題3分,共9分)
11.主機(jī)
12.ROM
13.指令周期
三、簡(jiǎn)答題
(本大題共6小題,每小題5分,共30分)
21.計(jì)算機(jī)硬件由哪些部分組成?
22.寬體存儲(chǔ)器有什么特點(diǎn)?
23.計(jì)算機(jī)指令中一般包含哪些字段?各有什么作用?
24.計(jì)算機(jī)CPU中有哪些類型的寄存器?這些寄存器有什么功能?
25.什么是中斷?CPU響應(yīng)中斷的步驟有哪些?
26.若主存儲(chǔ)器數(shù)據(jù)區(qū)的地址與單元內(nèi)容之間對(duì)應(yīng)關(guān)系如下,指令給出地址碼A=2000H,按存儲(chǔ)器間接尋址方式讀取的操作數(shù)是什么? 存儲(chǔ)單元地址存儲(chǔ)內(nèi)容1000H4000H2000H3000H3000HAC00H
四、簡(jiǎn)單應(yīng)用題
(本大題共2小題,每小題9分,共18分)
31.用Booth算法計(jì)算-6×3的4位補(bǔ)碼乘法運(yùn)算,要求寫出其運(yùn)算過(guò)程。
32.設(shè)有計(jì)算機(jī)的CPU數(shù)據(jù)通路及其與存儲(chǔ)器的連接結(jié)構(gòu)如下圖所示,其中,R0~R3為通用寄存器,IR為指令寄存器,PC為程序計(jì)數(shù)器,SP為堆棧指針,C和D為暫存器,MAR為存儲(chǔ)器地址寄存器,MDR為存儲(chǔ)器數(shù)據(jù)緩沖寄存器。試寫出轉(zhuǎn)移指令SUB(R2),R1的執(zhí)行流程。指令功能為減法操作,其中(R2)為采用寄存器間接尋址的目的操作數(shù),R1為采用寄存器尋址的源操作數(shù)。
五、存儲(chǔ)器設(shè)計(jì)題
(本大題共1小題,13分)
41.用2K×8位/片的存儲(chǔ)芯片構(gòu)成16KB存儲(chǔ)器,地址線為A15(高)~A0(低)。(1)需要幾片這種存儲(chǔ)芯片?(2)16KB存儲(chǔ)器需要哪幾位地址尋址?(3)在這些地址線中,加至各芯片的地址線是哪幾位?(4)用于產(chǎn)生片選信號(hào)的地址線是哪幾位(譯碼法)?
延伸閱讀
- 2025年4月自考政治經(jīng)濟(jì)學(xué)(中級(jí))全真模擬試題
- 2023年10月自考00257票據(jù)法真題
- 2023年10月自考00249國(guó)際私法真題
- 2023年10月自考00246國(guó)際經(jīng)濟(jì)法概論真題
- 2023年10月自考00245刑法學(xué)真題
- 2023年10月自考00186國(guó)際商務(wù)談判真題
自考微信公眾號(hào)
掃碼添加
自考備考資料免費(fèi)領(lǐng)取
去領(lǐng)取