違法信息舉報 客服熱線:400-118-7898
廣告
?
專接本欄目測試廣告

?計算機組成原理2010年7月真題試題(02318)

自考 責(zé)任編輯:彭雅倩 2019-06-25

摘要:計算機組成原理2010年7月真題試題及答案解析(02318),本試卷總公共150分鐘。

計算機組成原理2010年7月真題試題及答案解析(02318)

計算機組成原理2010年7月真題試題及答案解析(02318),本試卷總公共150分鐘。

一、單項選擇題

(本大題共15小題,每小題2分,共30分)在每小題列出的四個備選項中只有一個是符合題目要求的。請將其代碼填寫在題后的括號內(nèi)。錯選、多選或未選均無分。

1.若十進制數(shù)為115,則其對應(yīng)的二進制數(shù)為( )

A.1100111
B.1011101
C.1110011
D.1111001

2.若十進制數(shù)為-65,則其對應(yīng)的8位二進制補碼(X)為( )

A.10111110
B.01000001
C.11000001
D.10111111

3.若16進制數(shù)為13F,則其對應(yīng)的八進制數(shù)為( )

A.377
B.477
C.577
D.677

4.在下列存儲器中,屬于順序存取存儲器的是( )

A.U盤
B.光盤
C.磁盤
D.磁帶

5.在下列浮點數(shù)的表示中,屬于規(guī)格化編碼的是( )

A.1.1011×2-3
B.1.0011×23
C.0.0101×2-3
D.0.0011×23

6.在一個計算機系統(tǒng)中,下列說法正確的是( )

A.主存的容量遠大于Cache的容量,主存的速度比Cache快
B.主存的容量遠小于Cache的容量,主存的速度比Cache快
C.主存的容量遠大于Cache的容量,主存的速度比Cache慢
D.主存的容量遠小于Cache的容量,主存的速度比Cache慢

7.在下列磁盤數(shù)據(jù)記錄方式中,不具有自同步能力的方式是( )

A.FM
B.PM
C.NRZl
D.MFM

8.寄存器堆棧初始化時堆棧指針SP的值為( )

A.0
B.1
C.棧頂?shù)刂?br/>D.最大地址

9.采用直接尋址方式的操作數(shù)存放在( )

A.某個寄存器中
B.某個存儲器單元中
C.指令中
D.輸入/輸出端口中

10.微程序存放在( )

A.堆棧中
B.主存中
C.控制存儲器中
D.磁盤中

11.比較硬連線控制器和微程序控制器,下列說法正確的是( )

A.硬連線控制器結(jié)構(gòu)簡單規(guī)整
B.硬連線控制器執(zhí)行速度慢
C.微程序控制器執(zhí)行速度快
D.微程序控制器容易實現(xiàn)復(fù)雜指令控制

12.下列說法正確的是( )

A.異步通信中不需要定時
B.同步通信的雙方有各自獨立的時鐘信號
C.異步通信適宜于較快數(shù)據(jù)傳送
D.同步通信適宜于較快數(shù)據(jù)傳送

13.下列總線或接口中不屬于串行方式的是( )

A.PCI
B.RS232
C.UART
D.USB

14.CPU響應(yīng)中斷請求是在( )

A.一個時鐘周期結(jié)束時
B.一個總線周期結(jié)束時
C.一條指令結(jié)束時
D.一段程序結(jié)束時

15.控制DMA數(shù)據(jù)傳送的是( )

A.DMA控制器
B.CPU
C.外設(shè)
D.主存

二、名詞解釋題

(本大題共3小題,每小題3分,共9分)

11.中斷嵌套

12.微地址寄存器

13.尋址方式

三、簡答題

(本大題共6小題,每小題5分,共30分)

21.簡述CPU通過高速緩存Cache對主存的數(shù)據(jù)存取過程。

22.指令A(yù)DD R2,(2000)中包含了哪幾種尋址方式?簡述該指令的操作數(shù)的形成過程與功能。其中,源尋址為(2000),目的尋址為R2。

23.簡述微程序控制的基本思想。

24.簡述多重中斷系統(tǒng)中CPU響應(yīng)中斷的步驟。

25.簡述同步總線的定時方式。

26.試畫出二進制數(shù)據(jù)序列10110的NRZ1、PM和FM的波形圖。

四、簡單應(yīng)用題

(本大題共2小題,每小題9分,共18分)

31.用Booth算法計算3×(-5)的4位補碼乘法運算,要求寫出其運算過程。

32.設(shè)有計算機的CPU數(shù)據(jù)通路及其與存儲器的連接結(jié)構(gòu)如下圖所示,其中,R0~R3為通用寄存器,IR為指令寄存器,PC為程序計數(shù)器,SP為堆棧指針,C和D為暫存器,MAR為存儲器地址寄存器,MDR為存儲器數(shù)據(jù)緩沖寄存器。試寫出指令A(yù)DD R3,(R1)的執(zhí)行流程。指令功能為加法操作,其中R3為采用寄存器尋址目的操作數(shù),(R1)為采用寄存器間接尋址的源操作數(shù)。

五、設(shè)計題

(本大題共1小題,13分)

41.用8K×8位/片的存儲芯片構(gòu)成32KB存儲器,地址線為A15(高)~A0(低)。(1)需要幾片這種存儲芯片?(2)32KB存儲器共需要幾位地址?是哪幾位地址線?(3)加至各芯片的地址線有幾位?是哪幾位地址線?(4)用于產(chǎn)生片選信號的地址線是哪幾位(譯碼法)?

更多資料

2023年4月自考02318計算機組成原理真題及答案

格式:PDF 2023-06-14 更新

溫馨提示:因考試政策、內(nèi)容不斷變化與調(diào)整,本網(wǎng)站提供的以上信息僅供參考,如有異議,請考生以權(quán)威部門公布的內(nèi)容為準(zhǔn)!

自考備考資料免費領(lǐng)取

去領(lǐng)取