?計算機組成原理2014年4月真題試題(02318)
摘要:計算機組成原理2014年4月真題試題及答案解析(02318),本試卷總公共150分鐘。
計算機組成原理2014年4月真題試題及答案解析(02318)
計算機組成原理2014年4月真題試題及答案解析(02318),本試卷總公共150分鐘。
一、單項選擇題
(本大題共10小題,每小題2分,共20分)在每小題列出的四個備選項中只有一個是符合題目要求的。請將其代碼填寫在題后的括號內(nèi)。錯選、多選或未選均無分。
1.若十進制數(shù)為111,則其對應(yīng)的無符號二進制數(shù)為( )
A.1100111
B.1110011
C.1101111
D.1111001
2.若十進制數(shù)為-65,則其對應(yīng)的八位補碼[X]補為( )
A.10111110
B.01000001
C.11000001
D.10111111
3.在下列存儲器中,屬于順序存取存儲器的是( )
A.U盤
B.光盤
C.磁盤
D.磁帶
4.2KB的存儲器至少需要的地址線數(shù)是( )
A.10條
B.11條
C.12條
D.20條
5.堆棧在初始化時,堆棧指針SP被設(shè)置為( )
A.棧底地址
B.棧頂?shù)刂?br/>C.0
D.最大地址
6.采用直接尋址方式尋址的操作數(shù)的地址在( )
A.某個寄存器中
B.某個存儲器單元中
C.指令中
D.輸入/輸出端口中
7.存放微程序的存儲器是( )
A.堆棧
B.主存
C.控制存儲器
D.磁盤
8.CPU響應(yīng)中斷請求是在( )
A.一條指令執(zhí)行結(jié)束時
B.一個總線周期結(jié)束時
C.一個時鐘周期結(jié)束時
D.一段程序結(jié)束時
9.控制DMA數(shù)據(jù)傳送的部件是( )
A.CPU
B.主存儲器
C.DMA控制器
D.外設(shè)中的微處理器
10.下列屬于系統(tǒng)總線的是( )
A.USB
B.PCI
C.RS-232
D.SCSI
二、名詞解釋題
(本大題共6小題,每小題3分,共18分)
11.中斷嵌套
12.微地址寄存器
13.立即數(shù)尋址方式
14.總線周期
15.顯示適配器
16.高速緩沖存儲器
三、簡答題
(本大題共6小題,每小題5分,共30分)
21.CPU由哪兩大基本部分構(gòu)成?簡述CPU的主要功能。
22.指令A(yù)DDR2,(R1)中包含了哪些尋址方式?簡述該指令的操作數(shù)的形成過程與功能。
23.簡述微程序控制的基本思想。
24.什么是堆棧存儲器?說明堆棧指針SP的作用。
25.什么是串行總線?什么是并行總線?簡述它們在應(yīng)用上的差異。
26.什么是磁盤的數(shù)據(jù)傳輸率?它主要取決于哪些因素?
四、簡單應(yīng)用題
(本大題共2小題,每小題10分,共20分)
31.用Booth算法計算3×(-4)的4位補碼乘法運算,要求寫出其運算過程。
32.設(shè)有單總線結(jié)構(gòu)計算機的CPU數(shù)據(jù)通路及其與存儲器的連接結(jié)構(gòu)如下圖所示,其中,R0~R3為通用寄存器,IR為指令寄存器,PC為程序計數(shù)器,Y和Z為臨時寄存器,MAR為存儲器地址寄存器,MDR為存儲器數(shù)據(jù)緩沖寄存器。試寫出指令A(yù)DDR1,R2,R0的執(zhí)行流程。指令功能為將寄存器R2與寄存器R0的內(nèi)容相加,結(jié)果送入R1中。
五、存儲器設(shè)計題
(本大題共1小題,12分)
41.用1K*8位/片的存儲芯片構(gòu)成4KB存儲器,地址線為A15(高)~A0(低)。(1)需要幾片這種存儲芯片?(2)4KB存儲器共需要幾位地址線?是哪幾位地址線?(3)加至1K*8位/片存儲芯片的地址線是哪幾位地址線?(4)用于產(chǎn)生片選信號的地址線是哪幾位(譯碼法)?
延伸閱讀
- 2025年4月自考政治經(jīng)濟學(xué)(中級)全真模擬試題
- 2023年10月自考00257票據(jù)法真題
- 2023年10月自考00249國際私法真題
- 2023年10月自考00246國際經(jīng)濟法概論真題
- 2023年10月自考00245刑法學(xué)真題
- 2023年10月自考00186國際商務(wù)談判真題
自考微信公眾號
掃碼添加
自考備考資料免費領(lǐng)取
去領(lǐng)取